<?xml version="1.0" encoding="UTF-8"?>

<rss version="2.0" xmlns:dc="http://purl.org/dc/elements/1.1/" >

  <channel>
    <title><![CDATA[Статьи]]></title>
    <link>https://habr.com/ru/users/koolasic/publications/articles/</link>
    <description><![CDATA[Хабр: статьи пользователя koolasic]]></description>
    <language>ru</language>
    <managingEditor>editor@habr.com</managingEditor>
    <generator>habr.com</generator>
    <pubDate>Mon, 04 May 2026 01:18:58 GMT</pubDate>
    
    
      <image>
        <link>https://habr.com/ru/</link>
        <url>https://habrastorage.org/webt/ym/el/wk/ymelwk3zy1gawz4nkejl_-ammtc.png</url>
        <title>Хабр</title>
      </image>
    

    
      
        
    
    <item>
      <title><![CDATA[Адаптация платы Colorlight 5A-75B для примеров «Школы синтеза цифровых схем»]]></title>
      <guid isPermaLink="true">https://habr.com/ru/articles/849592/</guid>
      <link>https://habr.com/ru/articles/849592/?utm_campaign=849592&amp;utm_source=habrahabr&amp;utm_medium=rss</link>
      <description><![CDATA[<img src="https://habrastorage.org/getpro/habr/upload_files/b57/cc0/714/b57cc0714efbc534d4f412ef103b2bfe.jpg" /><p>Привет!</p><p>Начался новый поток «Школы синтеза цифровых схем» и я хотел бы поделиться своим опытом по адаптации бюджетной платы с ПЛИС для запуска на ней лабораторных работ Школы. Отдельным преимуществом такого решения является возможность использования Open Source маршрута для синтеза и моделирования цифровых схем на базе Yosys и Icarus Verilog. Colorlight 5A-75B не является отладочной платой в привычном понимании этого понятия - будет интересно.</p><p></p> <a href="https://habr.com/ru/articles/849592/?utm_campaign=849592&amp;utm_source=habrahabr&amp;utm_medium=rss#habracut">Читать далее</a>]]></description>
      
      <pubDate>Thu, 10 Oct 2024 07:18:44 GMT</pubDate>
      <dc:creator><![CDATA[KoolASIC]]></dc:creator>
      <category><![CDATA[DIY или Сделай сам]]></category><category><![CDATA[FPGA]]></category><category><![CDATA[Производство и разработка электроники]]></category><category><![CDATA[Учебный процесс в IT]]></category><category><![CDATA[Open source]]></category>
      <category><![CDATA[плис]]></category><category><![CDATA[fpga]]></category><category><![CDATA[yosys]]></category><category><![CDATA[lattice]]></category><category><![CDATA[verilog]]></category><category><![CDATA[systemverilog]]></category><category><![CDATA[icarus]]></category><category><![CDATA[gtkwave]]></category>
    </item>
  

  

  

	
  

  

  

      

      

      

    
  </channel>
</rss>
