Здравствуйте, друзья.
Пришла в голову мысль опубликовать последние события за месяц (январь 2020) из мира FPGA/ПЛИС. Ниже списком приведены несколько ссылок на новости, анонсы, вебинары, воркшопы, туториалы, видео и тд. Если данный формат будет интересен, будем собирать новости по крупицам из интернета. Подобные новостные дайджесты есть, например, на хабе про php, почему бы и не сделать что-то подобное и для ПЛИС?
Новостной дайджест событий из мира FPGA/ПЛИС — №002-003 (2020_02/2020_03)
Пришла в голову мысль опубликовать последние события за месяц из мира FPGA/ПЛИС. Ниже приведены несколько ссылок на новости, анонсы, вебинары, воркшопы, туториалы, видео и тд. Подобные новостные дайджесты есть, например, на хабе про php, почему бы и не сделать что-то подобное и для ПЛИС?

Новостной дайджест событий из мира FPGA/ПЛИС — №004 (2020_04)
Здравствуйте, друзья.
Пришла в голову мысль опубликовать последние события за месяц из мира FPGA/ПЛИС. Ниже приведены несколько ссылок на новости, анонсы, вебинары, воркшопы, туториалы, видео и тд. Подобные новостные дайджесты есть, например, на хабе про php, почему бы и не сделать что-то подобное и для ПЛИС?

Подробности в конце статьи ;)
Игру Doom запустили на одной микросхеме ППВМ
Дизайнер и разработчик игр Силвиан Лефевр собрал мини-компьютер на микросхеме Cyclone V FPGA (программируемая пользователем вентильная матрица, ППВП) производства компании Altera. Получившееся устройство предназначено только для одной цели — запуска игры Doom.
Бывший вице-президент Sun, MIPS и DEC прокомметировал покупку компании ARM компанией NVidia
В качестве одного из докладчиков выступил один из самых известных бизнесменов в мире микропроцессоров — Арт Свифт. Арт был президентом и вице президентом компаний, которые делали практически все известные высокопроизводительные архитектуры. Он был президентом Transmeta (процессор совместимый с x86, был в ноутах от Toshiba), вице-президентом MIPS, Sun Microsystems и Digital Equipment (технический маркетинг Alpha и StrongARM). Сейчас Арт Свифт -президент Esperanto Technologies, компании, которая строит многоядерные кластеры на основе архитектуры RISC-V, оптимизированные для вычислений искуственного интеллекта.
Арт поприветствовал участников ChipEXPO и прокомметировал покупку компании ARM компанией NVidia — трансляция
Расшифровки видео (с 5:00) нет, так как оно было сделано в последнюю минуту. Нужны добровольцы для расшифровки!

Больше речей, демонстраций и практики по синтезу процессоров на FPGA платах будет сегодня в 15.00:
AMD ведет переговоры о покупке Xilinx, чтобы выйти на рынок ПЛИС

AMD решила выйти на рынок FPGA, программируемых пользователями вентильных матриц (ПЛИС). Компания начала переговоры о приобретении Xilinx, которая является одним из крупнейших конкурентов Intel в данной сфере.
Реализация нейросетей на ПЛИС
Мы запланировали вебинар, посвящённый реализации глубоких нейросетей на ПЛИС и СнК. Над задачей реализации глубоких сетей на встраиваемых системах бьются многие инженеры: объёмы вычислений велики, а ресурсы вычислителей ограничены. Мы расскажем о рабочем процессе развёртывания алгоритмов глубокого обучения, компьютерного зрения и обработки сигналов на ПЛИС из среды MATLAB, и продемонстрируем результат на платформе Xilinx Zynq UltraScale+.
В рамках вебинара мы также поговорим об общих вопросах создания, импорта и анализа нейросетей в MATLAB, автоматической генерации HDL-кода и аппаратных оптимизациях.
Ждём вас во вторник, 10 ноября 2020 г.
→ Бесплатная регистрация по ссылке
Doom запустили на ПЛИС iCE40
Разработчик Сильван Манут опубликовал видео с запуском DOOM на программируемой логической интегральной схеме (ПЛИС) iCE40 с частотой 25 МГц. Для этого ему пришлось модифицировать такты выполнения операций и расширить оперативную память.
Создана некоммерческая организация Open Source FPGA Foundation (OSFPGA) для продвижения ПЛИС с открытым исходным кодом

8 апреля 2021 года независимые разработчики сообщили о создании некоммерческой организации Open Source FPGA Foundation (OSFPGA) для продвижения и повсеместного внедрения программируемых логических интегральных схем (ПЛИС) с открытым исходным кодом.
Проект инициативы OSFPGA опубликован на GitHub. Пока что там есть только список ресурсов, связанных с проектами FPGA с открытым исходным кодом.
Панель в Сколково про tinyML и хардверные стартапы в AI

Коллеги! 25 мая я буду участвовать в панели на Startup Village в Сколково, на которой будет обсуждаться tinyML (ну это типа встроить искусственный интеллект в каждую кофеварку). Кроме меня, там будет Евгений Гусев из Qualcomm и другие эксперты, в частности из NVidia. Я там буду делать ликбезную презентацию по хардверным стартапам (см. анонс и избранные слайды ниже). Зарегистрироваться и посмотреть можно тут.
Анонс моей части:
Традиционные процессоры обсчитывают нейросети слишком медленно. Графические процессоры работают на порядок быстрее, но потребляют много энергии. Ряд стартапов получил финансирование на обещании разработать низкопотребляющие, но высокопроизводительные кремниевые чипы, которые ускоряют алгоритмы ИИ в автомобильных и других встраиваемых приложениях. В этой презентации мы обсудим:
Хор невольниц из оперы «Князь Игорь» разпознает FPGA плата. Без микропроцессора, DSP и FFT. Вообще без программирования

Сегодня молодой ученый из МФТИ Виктор Прутьянов отлаживал с преподавательницей флейты Марией Беличенко электронную схему, которая распознает мелодии. Упражнения по проектированию таких схем будут выполнять в среду старшие школьники и младшие студенты на проходящей в Сколково "Школе синтеза цифровых схем".
Это не программирование - на плате, которая видна на видео, вообще нет микропроцессора который мог бы выполнять программу. На ней стоит микросхема ПЛИС, матрица реконфигурируемых логических элементов. ПЛИС используют для обучения, например в курсе 6.111 от Массачуссетского Технологического Института, который выпускает будущих разработчиков чипов в смартфонах, автомобильной и космической электронике. Виктор Прутьянов вместе с студентов Сколтеха Владиславом Молодцовым Поставили такой курс в МФТИ.
Если вы хотите познакомиться с математикой музыки, или методами проектирования электроники на уровне регистровых передач (Register Transfer Level - RTL) с помощью синтеза схем, описанных на яхыке описания аппаратуры Verilog, вы можете бесплатно присоединиться к занятиям онлайн (офлайн места в Сколково уже все разобраны к сожалению).
Если вы при этом еще и пройдете роснановский онлайн-курс "Как работают создатели умных наночипов", то вам пришлют вот такую плату как в видео бесплатно (это предложение касается только школьников, преподавателей и руководителей кружков).
Через полчаса стартует первое занятие нового цикла Сколковской Школы Синтеза Цифровых Схем

Сегодня, 30 октября 2021, в 12:00 по Москве мы стартуем первое занятие нового цикла Сколковской Школы Синтеза Цифровых Схем.
Прямая ссылка на трансляцию на канале: https://www.youtube.com/watch?v=MZ-1nA2aWLg
Там же или в Телеграм-чате https://t.me/DigitalDesignSchool вы можете задавать вопросы спикерам и организаторам.
Ссылка на регистрацию и программу http://www.chipexpo.ru/shkola-sinteza-cifrovyh-shem-na-verilog
Пост на Хабре как подготовиться https://habr.com/ru/post/582580/
Автоматическая настройка ПИД регуляторов, разработка систем автоматизированного вождения и другие вебинары ноября

Приглашаем вас принять участие в бесплатных вебинарах для инженеров и разработчиков:
• Модельно - ориентированная разработка систем с использованием пары инструментов Simulink/dBricks
• Разработка систем автоматизированного вождения
• Автоматическая настройка ПИД регуляторов в Simulink
• Разработка на ПЛИС с применением IP-ядер российского производства
Сколковская Школа Синтеза удлиняется вдвое и ориентируется на подготовку для интервью в хардверные компании

Сколковская Школа Синтеза Цифровых Схем начиналась как широкое, но относительно поверхностное мероприятие, в основном для профориентации школьников. Однако в процессе из участников образовалась небольшая стабильная группа, в основном из студентов вузов, которая хочет продолжить изучать тему проектирования микросхем вглубь, до уровня, когда они могут собеседоваться в электронные компании.
По этой причине в новом году меняется формат мероприятия. Если раньше планировалось два набора в год по 13 занятий, то теперь набор становится годовым на 23 занятия. В новую программу войдет введение в цифровую обработку сигналов на ПЛИС, графика с кадровым буфером на ПЛИС и даже проектирование микроархитектуры блока с алгоритмом Томасуло - классический способ реализации внеочередного выполнения инструкций в суперскалярном процессоре.
Кроме этого увеличивается участие EDA и semiconductor IP компаний в подготовке семинаров. В частности школа договорилась с Syntacore, Cadence Design Systems, Synopsys, Siemens EDA / Mentor Graphics и Imagination Technologies об использовании их материалов, лицензий, в некоторых случаях их инженеров и лекторов. Студенты и даже школьники получат возможность поработать с тем же софтвером для проектирования микросхем, который используют инженеры в Apple и NVidia.
Новый план семинаров начиная с этой субботы (если вы хотите участвовать в эту субботу и не сообщили Александру Биленко info@chipexpo.ru, то вы еще можете прислать к нему емейл - там осталось несколько мест):
AMD получила все разрешения на покупку Xilinx

AMD заявила, что устранила последние нормативные препятствия для покупки производителя FPGA Xilinx. Компания рассчитывает закрыть сделку на сумму $53 млрд 14 февраля.
Семинар «Разработка систем связи 5G. От моделирования до прототипирования»

17 ноября, 10:00, Офлайн, Москва
Приглашаем разработчиков систем связи на семинар для всестороннего обсуждения вопросов построения отечественного оборудования систем связи 5G.
Мероприятие призвано собрать на одной площадке всех специалистов данной тематики для обмена знаний, опыта и технологий, чтобы вооруживший последними технологиями дать быстрый старт в развитии отечественного оборудования систем связи 5G.
Вебинар «Референс дизайны протоколов профессиональной радиосвязи TETRA и DMR»

На вебинар приглашаются разработчики систем связи и представители компаний производителей отечественного оборудования.
На вебинаре будут представлены референс дизайны протоколов профессиональной связи TETRA и DMR. Референс дизайны включают реализацию всего стека протоколов, начиная с физического уровня и заканчивая уровнем управления вызовами.
Будет продемонстрирована верификация с помощью передачи и приема данных со сторонних раций стандартов DMR и TETRA. Референс дизайны включают модели, адаптированные под генерацию HDL и Си кода, так что их легко можно использовать на различных аппаратных платформах в том числе - отечественного производства.
Семинар в Москве по теме: «Разработка систем спутниковой связи с помощью модельно-ориентированного проектирования»

Приглашаем специалистов по системам связи на бесплатный семинар в Москве по теме: «Разработка систем спутниковой связи с помощью модельно-ориентированного проектирования» 11 апреля в 10:00
На семинаре будет показан подход к разработке современных систем спутниковой связи через комплексное моделирование, проработку сценариев использования и ускоренную реализацию на аппаратуре с помощью использования IP-ядер и автоматической генерации кода под ПЛИС и процессоры.