Как стать автором
Обновить
16
0

Пользователь

Отправить сообщение

Можно в бут конфиге снизить до 100 мегагерц, но меньше 0.5А потребления мне получить не удалось

Это китайская поделка, клон arduino nano только без USB разъёма и USB-UART чипа.
Сылка на мой вариант
Вот моя версия, делал немного раньше.
Я думаю человеку из статьи нужно обратится к психиатру, я подозреваю что это лечится.
Samsung недешевая модель, брали 2 телевизора.
Через полтора года на обоих с разницей в 2 месяца вышла из строя подсветка.
Подсветку оригинальную купить и установить невозможно, только замена матрицы. Стоимость ремонта сравнима со стоимостью телевизоров.
Подбираю альтернативу Samsung-у.
Я давно зарекся связываться с техникой samsung, после печального опыта использования их телевизора.
Проверял правильность работы с помощью тест-бенчей, на видео действительно этого нет. Сейчас у меня почти полная поддержка VERILOG, в будущем когда будет время опубликую актуальную рабочую версию на гитхаб.
Наверное надо писать если бы у меня был NUC, я бы с ним сделал то-то и то-то ))
Спасибо за статью. Еще было бы хорошо иметь подобную статью по твердотельным накопителям, такими как usb-falsh и SSD.
С Зеленоградом вообще беда в этом плане, каждый второй заказ в интернет магазине превращается в некий квест, у одних Зеленоград это Москва, у других Московская область, большинство жилых домов в адресе не имеет улиц.
Всех с праздником!
Иван, вы молодец! Вы делаете очень нужные вещи.
16 битный счетчик отрабатывает от 200 до 800 тиков, это от 10 до 40 секунд.
Точно не помню но одна из старых версий умела делать нетлисты в edf формате, но в более поздних версиях этот функционал убрали. в моем проекте даже остался модуль для использования в качестве фронтенда edf листов от икаруса. Только как я позднее выяснил, генерация нетлистов в икарусе мягко говоря не доделана.
Точных формул расчетов как я понял нет. Из того что я узнал, в плис от Altera 8*8 используют 32 соединения в каждом столбце и 32 в каждом ряду в большинстве случаев этого оказывается достаточно.В ПЛИС большего размера ячейки обедняются в суперблоки, которые коммутируются отдельно. Когда соединений не хватает компилятор перекидывает соединения сквозь некоторые ячейки LUT. По поводу как написать компилятор, в 2х словах не расскажешь.
Для minecraft есть множество различных модов чанклодеров, это частично решает проблему. Сейчас работаю для построения многослойных схем в высоту чтоб собирать что-то более сложное.
В verilog слишком много конструкций которые будут лишними и возможно плохо реализуемыми в minecraft, не хотелось излишне усложнять проект.
В данном случае у меня компилятор своего языка. Вот пример синтаксиса Git Hub
Вполне интересная мысль. Можно попробовать сделать что-то вроде OpenFPGA но не думаю что стоимость ее выпуска будет адекватной.

Информация

В рейтинге
Не участвует
Откуда
Краснодар, Краснодарский край, Россия
Дата рождения
Зарегистрирован
Активность