Pull to refresh

Comments 15

Здравствуйте, про Forth CPU что то слышал, но на практике не пробовал, поэтому сказать пока что ничего не смогу.

Крайне интересует отладка всего этого хозяйства на различных ПЛИС. Очень хочется по-человечески дебажить код в Eclipse + openOCD. Собственно говоря нужен некий HDL debug module с JTAG интерфейсом.
В сравнение веток ядер добавьте, пожалуйста, сколько логики занимает каждое, без периферии.
Спасибо за предложение. Добавил в статью.
ну так немало, если сравнивать с какими-нибудь оптимизированными под fpga niosами.
с другой стороны понятно, что 32 регистра по 32 разряда сразу 1024 триггера отъест.

Конвееризация по максимальной рабочей частоте в ПЛИС какой-нибудь выигрыш даёт?
Здравствуйте! Пока ещё не успел сравнить с другими soft ядрами, но это в планах. Плюс надо проводить оптимизацию ядра.
как соберетесь, дайте знать, тоже интересно было бы допилить habr.com/ru/post/433342 до набора инструкций минимальных 00_simple_risc_v_cpu/01_simple_risc_v_cpu_lwsw и посравнивать.
Сколько ресурсов ПЛИС занимает в минимальной комплектации, без гидроусилителя и стеклоподъемников?
Мне интересно насколько RISC-V фрагментирован (или подвержен этому) в сравнении с ARM и с чего лучше начать новичку: ARM или RISC-V?
Здравствуйте! Смотря что Вы хотите делать с ARM или RISC-V? Нельзя забывать о MIPS Open (https://www.mipsopen.com/), где есть много интересной информации, но соответственно по MIPS. Можете посмотреть в сторону SchoolMIPS (https://github.com/MIPSfpga/schoolMIPS) или других ядер (опять же смотря что Вам интересно).
Для Xilinx планируете делать? Столкнулся с задачей разработки хочу попробовать RISC-V и выбираю ядра. Ваше бы хорошо подошло. Разработка все еще актуальна?
Здравствуйте! Его можно и сейчас попробовать использовать для Xilinx, но у него нет axi интерфейса. Я бы посоветовал посмотреть в сторону другого riscv ядра Orca от VectorBlox (ибо сам пробовал с ним работать), достаточно интересное ядро, правда написано на vhdl.
Sign up to leave a comment.

Articles