Search
Write a publication
Pull to refresh

Comments 10

Ух! Вот это да, вот это хабротортно. Спасибо большое!

Спасибо, рад писать для Вас!)

Дальше будет поинтереснее материал)

Судя по статьям автора Линукс -> Обзор отладок -> Верилог -> Физика протокола в скором времени стоит ожидать появление теории квантовой механики с последующим описанием SPI протокола на верилоге :)

:D не-не-не, идём по строгому плану повествования

У меня еще по тестированию БП трек притормозился, жду прибор))

По-моему, у Вас ошибка в терминологии.

То, что Вы называете "временем нарастания", называется "постоянной времени нарастания"=RC.

А "временем нарастания" называется величина K*RC, где K-константа от 2 до 5.

Вы берете 2 и 4. Я привык брать 3. Но это не принципиально.

Погодите, что за магические числа...

Если "время нарастания" это изменение сигнала от 0,1 до 0,9 от его значения, то резисторы автор тоже неправильно считает - у него в расчете всего лишь 1*тау (одно тау, где тау=R*C), а это не до 0.9, а до 0.63 от номинального.

А ваши 3*тау как раз хороши - 0,95

А Verilog то где ? Как раз хотел посмотреть как автор реализует двунаправленность линии SDA.

Будет дальше, не стал лонгрид раздувать)

А вот зря. Ладно, подождем следующей части.

На внешних резисторах иногда экономят делая подтяжку pull-up внутри ПЛИСа. Такой подход может быть даже оправданным в рамках одного законченного устройства, в котором шина уже меняться не будет.

Sign up to leave a comment.