На хрена российcкое правительство подарило 14 лет назад 300 миллионов долларов MIT в рамках сделки Сколково-MIT, чтобы бизнес-отделение MIT учило россиян слайдики рисовать? Почему российкое правительство не потратило 300 тысяч чтобы позаимствовать в том же MIT курс 6.111 и внедрить его по всей стране вместе c спонсируемыми FPGA платами для лабораторных занятий? Было бы в 1000 раз дешевле и выхлопа за 14 лет гораздо больше.
Что касается Чубайса, то польза от Роснано все-таки была. Они в частности сфинансировали проекты чипов Байкала и Элвиса. Без них (емнип) в России не появилась бы в 2015 году первая двухядерная система на кристалле с out-of-order процессорным ядром Байкал-Т1 и другие подобные проекты (планшетный процессор Скиф от Элвис). Был бы только Комдив-64 из НИИСИ и архитектурно неудачный Эльбрус.
Да, завод в Воронеже - они выпускают в том числе аналоги старых альтер, которые можно классифицировать как CPLD и FPGA - тут люди часто смешивают понятия, хотя изначально CPLD и FPGA имели разную архитектуру https://vzpp-s.ru/
Я бы и рад был не писать - у меня все-таки работа в Самсунге есть по дизайну GPU и в отпуск черт знает сколько не ездил. Но педагоги писать не торопятся, а копирайтеры пишут ерунду, пытаясь пересказать своими словами свое интуитивно понятное, но некорректное понимание вопроса.
На Говине есть плата Tang Mega 138K Pro, которая большая, дешевле чем платы с Artix7-100 и тоже поддерживается примерами школы. И графика у нее лучше, и синтез быстрее:
Замещение состоит в том, что Николай Ковач сел и задизайнил плату. И сделал к ней поддержку дизайном и скриптами. А другие не сделали. Где такая украинская плата? Вижу только ReVerSE-U16 для ретрокомпьютерщиков и ностальгантов по Радио-РК16 и Yamaha MSX.
Проблема в том, что если выучить человека чисто на Amaranth, то он притом интервью на работу в Apple, NVidia, Samsung, AMD, Ядро, Байкал, ЭЛВИС итд не пройдет. А если он захочет сделать стартап, то ему будет трудно найти инженеров, которые тоже выучили Аmaranth. Ну и симуляция на питоне медленная - то есть для больших проектов не скейлится.
Мишустин тут очень даже причем. На хрена российcкое правительство подарило 14 лет назад 300 миллионов долларов MIT в рамках сделки Сколково-MIT, чтобы бизнес-отделение MIT учило россиян слайдики рисовать? Почему российкое правительство не потратило 300 тысяч чтобы позаимствовать в том же MIT курс 6.111 и внедрить его по всей стране вместе c спонсируемыми FPGA платами для лабораторных занятий? Было бы в 1000 раз дешевле и выхлопа за 14 лет гораздо больше.
Запаянные 9k больше не продают, теперь запаянные продают только 20k, а они вдвое дороже. И да, есть куча и студентов и даже asic дизайнеров, которые не умеют паять.
Ну я же написал чем лучше - паять не надо например:
Прямым конкурентом Марсоход3GW2 является китайская плата Tang Nano 9K, но, во-первых, китайскую плату нужно паять, во-вторых, для нее нужно докупать не только микрофон и декодер для вывода звука, но и дополнительную интерфейсную плату на основе чипа TM1638, а также макетную плату чтобы это все разместить.
Добавлю к этому еще доставку.
При этом, как я написал,
При этом для Марсохода3GW2 можно использовать те же инструкции, что и для Tang Nano 9K, а также инструкции, созданные при кооперации сообщества Verilog Meetup и Gowin Semiconductor:
Некоторые инструкции есть в репозитории примеров (сейчас в ветке new_graphics), но я скоро выложу и вылизанную инструкцию. Вам для какого тулчейна? Xilinx, Altera, Gowin, Lattice, Yosys-based?
Совершенно точно нет. Даже с верилятором, хоть он и быстрый для уровня регистровых передач (RTL), будет минимум на два порядка медленнее, чем с симулятором на уровне инструкций с бинарной компиляцией. Зато верилятор cycle-accurate.
Вы про какие флопы? Про изменения состояния архитектурных регистров (реализованных в виде регистрового файла из D-flip-flops), для анализа динамического энергопотребления? (я уже засыпаю, поэтому возможно туплю)
По поводу Вексельберга я написал коммент выше:
Что касается Чубайса, то польза от Роснано все-таки была. Они в частности сфинансировали проекты чипов Байкала и Элвиса. Без них (емнип) в России не появилась бы в 2015 году первая двухядерная система на кристалле с out-of-order процессорным ядром Байкал-Т1 и другие подобные проекты (планшетный процессор Скиф от Элвис). Был бы только Комдив-64 из НИИСИ и архитектурно неудачный Эльбрус.
Да, завод в Воронеже - они выпускают в том числе аналоги старых альтер, которые можно классифицировать как CPLD и FPGA - тут люди часто смешивают понятия, хотя изначально CPLD и FPGA имели разную архитектуру
https://vzpp-s.ru/
Это не я :-)
Что такое сайт RO?
Я бы и рад был не писать - у меня все-таки работа в Самсунге есть по дизайну GPU и в отпуск черт знает сколько не ездил. Но педагоги писать не торопятся, а копирайтеры пишут ерунду, пытаясь пересказать своими словами свое интуитивно понятное, но некорректное понимание вопроса.
На Говине есть плата Tang Mega 138K Pro, которая большая, дешевле чем платы с Artix7-100 и тоже поддерживается примерами школы. И графика у нее лучше, и синтез быстрее:
Другие не сделали pull request в репозиторию примеров
https://github.com/yuri-panchul/basics-graphics-music/tree/main/boards
в которой сейчас 35 поддерживаемых плат и под 40 плат поддерживаемых частично (от Terasic, Digilent, Tang итд)
Замещение состоит в том, что Николай Ковач сел и задизайнил плату. И сделал к ней поддержку дизайном и скриптами. А другие не сделали. Где такая украинская плата? Вижу только ReVerSE-U16 для ретрокомпьютерщиков и ностальгантов по Радио-РК16 и Yamaha MSX.
Проблема в том, что если выучить человека чисто на Amaranth, то он притом интервью на работу в Apple, NVidia, Samsung, AMD, Ядро, Байкал, ЭЛВИС итд не пройдет. А если он захочет сделать стартап, то ему будет трудно найти инженеров, которые тоже выучили Аmaranth. Ну и симуляция на питоне медленная - то есть для больших проектов не скейлится.
Мишустин тут очень даже причем. На хрена российcкое правительство подарило 14 лет назад 300 миллионов долларов MIT в рамках сделки Сколково-MIT, чтобы бизнес-отделение MIT учило россиян слайдики рисовать? Почему российкое правительство не потратило 300 тысяч чтобы позаимствовать в том же MIT курс 6.111 и внедрить его по всей стране вместе c спонсируемыми FPGA платами для лабораторных занятий? Было бы в 1000 раз дешевле и выхлопа за 14 лет гораздо больше.
Запаянные 9k больше не продают, теперь запаянные продают только 20k, а они вдвое дороже. И да, есть куча и студентов и даже asic дизайнеров, которые не умеют паять.
Вот моя табличка:
Ой, проблемы регистрации лучше решать в телеграме
Ну я же написал чем лучше - паять не надо например:
Добавлю к этому еще доставку.
При этом, как я написал,
Я уже добавил в https://github.com/yuri-panchul/basics-graphics-music , а также синхронизировал fork на https://github.com/chipdesignschool/basics-graphics-music
О, интересно. Я услышал это еще в 1990-е годы и запомнил как available. Спасибо.
:-)
Вот именно про MIPS 24KEc я и написал, спасибо за иллюстрацию.
Некоторые инструкции есть в репозитории примеров (сейчас в ветке new_graphics), но я скоро выложу и вылизанную инструкцию. Вам для какого тулчейна? Xilinx, Altera, Gowin, Lattice, Yosys-based?
Совершенно точно нет. Даже с верилятором, хоть он и быстрый для уровня регистровых передач (RTL), будет минимум на два порядка медленнее, чем с симулятором на уровне инструкций с бинарной компиляцией. Зато верилятор cycle-accurate.
А, ну да, я затупил вчера :-)
UPD: нет, перепутал
Вы про какие флопы? Про изменения состояния архитектурных регистров (реализованных в виде регистрового файла из D-flip-flops), для анализа динамического энергопотребления? (я уже засыпаю, поэтому возможно туплю)