Комментарии 20
Совершенно ничего непонятно.
ETH Zurich это сильная школа, именно там Вирт (Wirth) работал, когда среди прочего создал Pascal (1970) и Modula-2 (1981), так что ничего удивительного, что RISC-V серьезно занимаются
У меня есть такое мнение, что каждый уважающий себя студент, изучающий микропроцессорную тематику, обязан закодить свое собственное ядро RISC-V (I,M) и просинетзировать его на ПЛИС. Серьезность ВУЗа тут вовсе не при чем.
речь не о том, что ETH Zurich сильная школа потому как там сделали snitch, а о том что там в частности работал Вирт, что возможно не всем известно, и вообще сильный состав профессоров и студентов, соответственно заслуженная репутация, если вы знаете > 2-3 вуза в россии на уровне ETH Zurich (кроме физтеха, мгу), приведите примеры
ps
если интересно, здесь немного про ETH Zurich,
..... ETH Zurich is consistently ranked among the top 5 universities in the world in engineering, science and technology together with Stanford, Berkeley, MIT, Cambridge University in the QS World University Rankings.
см
ETH Zurich, случаем не они ли Эйнштейна забанили. Относительность им в помощь.
В 90-е годы всех студентов АСУ пичкали этим Паскалем насилно, будь проклят его создатель. Причем, уже тогда было понятно, что ни Паскаль ни Модула не имеют ни малейших перспектив.
однако, своих преподавателей благодарите, вроде человек адекватный, а несете глупость за глупостью, да еще Вирта сюда же
почему нет, пишите в личку, по возможности вежливо :)
специальный восьмиядерный кластер Snitch на 22-нм техпроцессе, показало чрезвычайно впечатляющие цифры: процессор оказался в 6,45 раз быстрее и в 3,5 раза эффективнее одноядерного «конкурента»Эээээ. Ну, ок…
Статья выполнена в духе пресс-релиза - много модных слов, увеличие основных показательей в 100500 раз, перечень уважаемых людей со степенями и ноль информации о самом изделии. Чтож, пойдем искать... и вот находим:
Snitch is a single-stage, single-issue, in-order RISC-V core (RV32I or RV32E) tuned for simplicity and minimal area footprint. Furthermore it is highly configurable and can be used in a plethora of different applications.
The core has an optional accelerator interface which can be used to control and off-load RISC-V instructions. The load/store interface is a dual-channel interface with a separately handshaked request and response channel. More information can be found here.
Иными словами, Snitch это очень-очень маленькое ядро (всего одна ступень), нацеленное на минимальный футпринт. Linux на нём не запустить, но дешманский МК сделать можно. Можно обьединять ядра в большой кластер. Ядро синтезируемое, написано на SystemVerilog, можно запускать на ПЛИСах.
Более подробно тут: https://pulp-platform.github.io/snitch/rm/snitch/
Процессор Snitch на базе RISC-V может похвастаться шестикратным приростом производительности