Если вы интересуетесь развитием открытой архитектуры или занимаетесь разработкой систем под нее, не пропустите бесплатный митап российского Альянса RISC-V. Он объединяет независимых разработчиков вычислительной техники и программного обеспечения на основе свободной архитектуры.
15 апреля в 19:00 представители альянса соберутся, чтобы обсудить последние разработки и опыт работы с RISC-V-системами. Регистрируйтесь на митап, чтобы подключиться онлайн и быть в курсе развития экосистемы RISC-V в России.
Что в программе
Новости RISC-V International
Сергей Якушкин
Директор департамента разработки программного обеспечения, Syntacore
Расскажу, почему мы решили организовать митап, и поделюсь планами Альянса RISC-V по мероприятиям и работе с сообществом в 2024 году. Также вместе с участниками рассмотрим актуальные стандарты и продукты, которые определяют развитие технологии RISC-V. Узнаем последние новости из мира открытой архитектуры, посмотрим, какие новинки на ее базе уже доступны на рынке или ожидаются в ближайшем будущем.
Обзор поддержки RISC-V в Linux: особенности загрузки и поддерживаемые расширения
Сергей Матюкевич
Ведущий инженер-программист в отделе системного программного обеспечения, Syntacore
В докладе расскажу про особенности загрузки Linux на системах RISC-V. Вы узнаете:
для чего нужно SBI firmware,
какие расширения RISC-V требуют поддержки в SBI firmware,
как работает OpenSBI — open source-реализация SBI firmware.
Кроме того, сделаю обзор основных расширений RISC-V, поддержка которых уже есть в свежих релизах ядра Linux или появится в ближайших релизах.
Применение P-расширения системы команд RISC-V для алгоритмов цифровой обработки сигналов
Дмитрий Захаров
Разработчик встраиваемого ПО, CloudBEAR
Рассмотрим, как Packed SIMD расширение команд RISC-V ложится на классические целочисленные DSP-алгоритмы. Также узнаем, как это влияет на производительность и что реализовали «коллеги по цеху» в этом направлении.
Матричные расширения RISC-V: где, когда, куда, откуда, почему, зачем и как
Валерия Пузикова
Эксперт по разработке ПО, YADRO
Операции над матрицами — вечные хот-споты не только в задачах AI/ML и HPC, но и в приложениях AR/VR, обработке изображений и других. Не так давно появился еще один способ их ускорения — матричные расширения CPU. Посмотрим, какие они бывают, как устроены и какого эффекта позволяют достичь. И самое интересное: когда появятся стандартные матричные расширения RISC-V, сколько их будет и что происходит прямо сейчас.
Некоторые наблюдения и выводы из анализа производительности доступных на рынке RISC-V-серверов
Дмитрий Петроченко
Инженер R&D-подразделения, Сбер
Рассмотрим характеристики доступа к кешам разного уровня одной из первых двухпроцессорных серверных систем архитектуры RISC-V с помощью синтетических бенчмарков. Также обсудим стоимость межсокетного взаимодействия.
Где и когда встречаемся
15 апреля, понедельник. Начало митапа — в 19:00. Ссылку на трансляцию пришлем после регистрации на сайте. Также все зарегистрировавшиеся получат доклады в записи.