Comments 18
Жду не дождусь когда лектор скажет: передача данных по EBU шине (или как там этот блок правильно называется) xD
Школа в каждом сезоне вносит в курс элементы новизны, интересные как с академической стороны, так и с практической. С удовольствием плюсую!
прототипировать на FPGA платах и синтезировать с помощью Open Lane. В МИЭТ год назад появился MPW сервис, так что лучшие студенты смогут наверное даже изготовить свои чипы на фабрике. Успехов!
Интересно, а наш Микрон поддерживает PDK для Open Lane ? На сайте MWP МИЭТ ссылок на PDK не нашел.
Что за шина такая EBU ? Почему не AXI4 ?
EBU - это какая-то микроконтроллерная шина, непонятно почему именно ее выбрал @KeisN13 . Я согласен что надо студентам давать AXI4 или ее Lite подмножество, а также AXI-Stream.
Насчет поддержки Микроном PDK для OpenLane - не знаю. Более вероятно что Synopsys и Cadence, но это чисто моя спекуляция.
Нет, официально PDK/ DDK Микрона поддерживает только коммерческие САПР. Можно попробовать пройти часть маршрута проектирования в открытых инструментах, в которых используются форматы данных совместимые с коммерческими - например Liberty/LEF/DEF. Но RCX/DRC/LVS этапы придется делать в коммерческих тулах, либо пытаться самому переписать правила на совместимые с OpenLane, но для производства в итоге все равно нужен чистый DRC отчет на коммерческом софте.
Вся информация о PDK предоставляется зарегистрированным участникам от ВУЗов из-за NDA фабрик.
Кстати, недавно провел пару открытых лекций на тему "Программирование ПЛИС" в ТюмИУ для студентов направленностей АСУТП и АСОИУ. Теперь у меня тоже есть своя фотография, как у Юрия, из серии "девушка с ПЛИС".
"Девушка с ПЛИС"

Из потока в 90 человек заинтересовались темой не более десятка. Но общий уровень студентов просто удручает - про Linux они слышали, но никогда не видели, в коммандной строке работать не умеют, программировать умеют считаные единицы. Сейчас меня руководство кафедры просит провести мастер-класс, но я даже не знаю как работать с таким материалом.
PS: Моя лекция в формате PDF, может быть кому-то будет интересно.
То что ты назвал D-триггером - это D-защелка (D-latch). А D-триггер по стандартной терминологии - это D-flip-flop.
Спасибо за pdf'ку, полистал с большим удовольствием. Записи лекции я так понимаю што не велось ?
Метод «Безумного Макса» для тренировки проектировщиков кастомных вычисляющих структур